# コンパレータ遅延を利用したアナログテスト容易化回路

須釜 裕太\* 小林 春夫(群馬大学)

Analog Circuit Testing Scheme Using Comparator Delay Yuta Sugama<sup>\*</sup>, Haruo Kobayashi, (Gunma University)

**Abstract:** This paper presents a high resolution on-chip measurement technique for very small voltage difference between two signals using comparator delay. We utilize the property that the smaller the voltage difference is, the longer the comparator delay is. This can be a new analog circuit testing scheme to measure such as current source mismatches caused by mismatch among MOSFETs in a digital-to-analog converter.

**キーワード**:アナログテスト容易化,オンチップ計測,デジタルアシスト・アナログ技術,時間領域アナログ回路 (Analog Design-For-Testability, On-Chip Measurement, Digitally-Assisted Analog Technique, Time Domain Analog Circuit)

#### 1. アナログテスト容易化技術と本研究概要

半導体技術の進展とともに、そのテスト・コストの削減 が産業上の大きな問題となりつつある<sup>(1)-(3)</sup>.特にミックス トシグナル SoC 内のアナログ回路は、デジタル回路のよう な汎用的なテスト容易化技術が存在しないため、テスト・ コストが急激に増大している.アナログ回路においてもデ ジタル回路と同様に、テスト技術の確立が求められている.

そこで、本研究では微細 CMOS のキーコンポーネントの 一つである時間領域アナログ回路を用いて、できるだけ簡 単な回路で高分解能の計測とテストを可能にする新しいア ナログテスト容易化回路の開発を検討した.特にコンパレ ータの出力遅延時間に着目し、これを新しい計測・テスト に応用することを検討した.

コンパレータの出力遅延時間は、入力電位差に対して、 逆比例の関係を持つ<sup>(4)</sup>. すなわちコンパレータに与える入 力電位差が小さければ小さいほど、出力遅延時間は長くな る(図 1). この関係を積極的に利用することで、比較的簡 単な回路構成で高分解能な計測・テストが可能なことを回 路シミュレーションにより確認した.

#### 2. コンパレータ遅延を利用した誤差計測の原理

この節ではコンパレータの出力遅延時間を用いた微小電 圧差計測の原理について述べる. 典型的な正帰還を用いた ラッチ型コンパレータの場合,その出力の過渡応答特性は, 入力トランジスタの固有利得 gmro>>1 と仮定すると,次 の式でモデル化することができる<sup>(5)</sup>.

△V<sub>in</sub>はコンパレータに入力される電位差を, Tは時定数 を, tは出力遅延時間をそれぞれ表す.また,(1)式を変形 すると,コンパレータの出力遅延時間(△V<sub>out</sub>が 0V から Va[V]に達するまでの時間と定義)は次の式で表せる.





$$t = (T) \ln[Va / \Delta V_{in}] \cdot \cdot \cdot \cdot (2)$$

$$t_1 = (T) \ln[Va / \Delta V_{in1}], \quad t_2 = (T) \ln[Va / \Delta V_{in2}]$$
  
 $t_2 - t_1 = (-T) \ln[C] \cdot \cdot \cdot \cdot (3)$ 

T, C共に定数であることから,定数倍で変化する入力電 位差に対する出力遅延時間の変化量は一定である.この関 係を求めた SPICE シミュレーション結果を図 2に示す. 16mV<△Vin<256mV の範囲において線形性が確認でき る.

出力遅延時間の計測には TDC 回路 (Time-to-Digital Converter:時間-デジタル変換器) (図 3)<sup>(6)</sup>を用いる. TDC 回路は複数のディレイバッファと D-FF から構成され,

Start 信号と Stop 信号の 2 つの入力矩形波の立ち上がりエ ッジ間の時間差を計測する. TDC 回路により計測した時間 差 *C*<sub>count</sub> は次の式で表すことができる.

$$C_{count} = \frac{t_{stop} - t_{start}}{\tau} \cdot \cdot \cdot \cdot (4)$$

 $t_{start}$ は Start 信号の立ち上がり遅延時間,  $t_{stop}$ は Stop 信 号の立ち上がり遅延時間,  $\tau$ はディレイバッファ 1 個分の 伝播遅延時間を表す.この式は, Start 信号と Stop 信号の 立ち上がりエッジ間の時間差が大きく,  $\tau$ が小さいほど高 分解能な計測が可能であることを示している.

TDC 回路の Start 信号端子に立ち上がり遅延時間が一定 の矩形波を, Stop 信号端子にコンパレータ出力をそれぞれ 入力した場合, コンパレータの出力遅延時間 (Stop 信号の 立ち上がり遅延時間)が長いほど計測される時間差は長く なる.したがって TDC 回路による高分解能な計測が行いや すくなる.コンパレータは入力電位差が小さいほど出力遅 延時間が長くなるので,このことは入力電位差が小さいほ ど高分解能な計測が可能なことを意味する.

実際の計測・テストを行う前に、図 2の線形部分のグラ フ・データを求めておく必要がある.図4はそのための校 正回路である. 内部(もしくは外部)基準電圧源をボルテ ージフォロワで受け、抵抗分割でいくつかの電圧を生成し、 それらをコンパレータに入力し TDC 出力を得ることで,既 知の入力電位差とTDC出力の関係を表した組み合わせ表が 得られる. その後, 組み合わせ表から近似計算により, TDC 出力に対する入力電位差の特性を推定したグラフ・データ を求める.実際の計測・テスト時には、TDC 回路の計測値 と求めたグラフ・データを照合することで入力電位差を求 める.本提案手法による計測では、コンパレータの出力遅 延時間及び TDC 回路内のバッファ遅延が、PVT ばらつき の影響を受けることで計測の精度が劣化する.しかし校正 回路を用いることにより、少なくともプロセスばらつきに よる影響は無視できる.電源電圧・温度変動による計測値 の不確実性は、後述する平均化処理により対処する.

#### 3. アナログテスト容易化回路への応用

コンパレータの出力遅延時間を計測することで,入力電 位差が求まることを確認した.入力電位差に MOSFET 間の ミスマッチに起因する電圧誤差を与えることで,その誤差 量(ミスマッチの程度)を求めることも可能である.この 手法を応用したアナログテスト容易化回路について検討し た結果を報告する.

#### 〈3・1〉提案するアナログテスト容易化回路

図 5に提案するアナログテスト容易化回路のシステム構成を示す.まず CUT (Circuit Under Test:テスト対象回路)から MOSFET 間のミスマッチに起因する電圧誤差をコンパレータに入力する.コンパレータは Vtest 信号の立ち上がりと同時に変換動作を開始し,電圧誤差の大きさに応じ



図 2 定数倍で変化する入力電位差に対する出力遅延時間 の関係を求めた SPICE シミュレーション結果 Fig.2. SPICE Simulation results of the constant varied input voltage difference vs the comparator delay.



図 3 TDC 回路構成と動作原理 Fig.3 TDC architecture and operation principle.



Fig.4 Calibration for comparator delay and TDC.

た遅延時間 *T*count で, 出力 *V*comp を TDC 回路の Stop 信号端 子へ送る. TDC 回路は *V*test と *V*comp の立ち上がりエッジ間 の時間差を計測し, 計測結果を Analyzer-Circuit へ送る. Analyzer-Circuit は TDC 回路による計測結果を校正回路で 求めたグラフ・データと照合することで,入力した電圧誤 差の大きさとテスト結果を判定し,出力する.

Analyzer-Circuit は次の方法で良品・不良品を判定する (図 6). 出力遅延時間 *T<sub>count</sub>*の計測値 *C<sub>count</sub>がスペックと* して定められた値 *C<sub>spec</sub>*以上だった場合は良品, *C<sub>count</sub>が C<sub>spec</sub>* より小さい場合は不良品と判定する. *C<sub>spec</sub>*の値は校正回路 により求めたグラフ・データを用いて決める. *C<sub>count</sub>が C<sub>spec</sub>* 以上の値であるということは,計測した出力遅延時間がス ペックとして定めた出力遅延時間以上の長さであることを 意味する. これは入力した電圧誤差の大きさが許容範囲内 であることを意味するため,テスト結果は *PASS*となる.

 $C_{count} \ge C_{spec} \Leftrightarrow \bigtriangleup V_{in} \le \bigtriangleup V_{spec} \cdot \cdot \cdot \cdot PASS$ 

一方で、*Ccount* が *Cspec* より小さいということは、計測した出力遅延時間がスペックとして定めた出力遅延時間よりも短いことを意味する.これは入力した電圧誤差の大きさが許容範囲外であることを意味するため、テスト結果は*FAIL*となる.

 $C_{count} < C_{spec} \Leftrightarrow \bigtriangleup V_{in} > \bigtriangleup V_{spec} \cdot \cdot \cdot \cdot FAIL$ 

〈3・2〉アプリケーション適用例

提案するアナログテスト容易化回路を電流ステアリング DAC (Current Steering Digital-to-Analog Converter)の 電流源テストに適用した例を図 7図 9に示す.また,それ ぞれの図に対応する動作のタイミングチャートを図 8図 10に示す.以下ではこのタイミングチャートに沿ったテス ト動作の説明を行う.

図 7図 8では、 $\Phi a$ 信号の立ち下がり・立ち上がりに同期 して DAC の通常動作モードとテストモードの切り替えを 行う.テストモードの目的は、通常動作モード時に参照電 流 IREF が流れていたトランジスタと、コピー電流 I<sub>1</sub>~I<sub>3</sub>が 流れていたトランジスタのミスマッチに起因する電流誤差 を、電位差に変換し、(3·1)のアナログテスト容易化回路 を用いて、誤差量を計測・テストすることである. $\Phi a$ 信号 の立ち上がりと同時にテストモードになると、電流 IREF は 抵抗 R<sub>2</sub>を流れ、電圧 V<sub>2</sub>に変換される.また $\Phi b_1$ 信号の立 ち上がりと同時に、電流 I<sub>1</sub>は抵抗 R<sub>1</sub>を流れ、電圧 V<sub>1</sub>に変 換される.変換された電圧 V<sub>1</sub>、V<sub>2</sub>は図 9のアナログテスト 容易化回路内のコンパレータへ入力される.電流 IREF と I<sub>1</sub> の間の誤差量の計測・テストが終わるタイミングで $\Phi b_1$ 信 号は立ち下がり、 $\Phi b_2$ 信号が立ち上がる.以降同様に電流 I<sub>2</sub>が電流 IREF と比較される.

図 9図 10はアナログテスト容易化回路内のコンパレー タへ電位差が入力されてから, 誤差量を計測・テストする



図 5 提案するアナログテスト容易化回路のシステム構成 Fig.5 Proposed analog circuit testing scheme.





までのシステム構成とタイミングチャートを示したもので ある.図 9に示す要素回路の内, "Adder", "Compare", "Counter" は図 5の "Analyzer circuit" を構成する回路 である. "Adder"は TDC 内の D-FF 出力の数をカウントす る回路であり,図 3の "Encoder" に対応する. "Compare" は2入力1出力の比較回路で、図 6に基づき、計測値 Ccount とスペック値 Cspec の比較を行う. "Counter" はテスト結果 (FAIL 数)をカウントする回路であり、電源電圧・温度変 動等に起因するテスト結果の不確実性を考慮して設けた.1 ヶ所の電流源に対する計測・テストは複数回行われ、FAIL 数(#of Failure)が一定数以上に達した時点で不良品と判 定し、強制的にテストを終了する. 複数回の計測・テスト 全てを実施し, FAIL 数が一定数以上に達しなかった場合は 良品と判定する.ただし図では、説明を簡単にするため、1 ヶ所の電流源に対して 1 回の計測・テストを行う例を示し ている. テスト動作は (3・1) で述べた通りである.



- 図 7 DAC の電流源ミスマッチを計測・テストする例 —DAC の電流誤差を電位差に変換する— Fig.7 Example of measurement and test for current source mismatch in a current-steering
  - DAC. —Conversion of current mismatch in a DAC into voltage difference.—



図 8 図 7 に対応するタイミングチャート Fig8. Timing chart in Fig.7.

#### 〈3・3〉シミュレーション結果

7bit 電流ステアリング DAC (電流源数 7: I<sub>1</sub>~I<sub>7</sub>)の各電 流源ミスマッチに起因する電流誤差の計測・テストを行っ たシミュレーション結果を表 1に示す. 図中の $\triangle$ I はコピー 電流と参照電流の差 ( $\triangle$ I=I<sub>i</sub>-I<sub>ref</sub>: i=1~7)を,  $\triangle$ V は $\triangle$ I を電圧に変換した値 ( $\triangle$ V=V<sub>i</sub>-V<sub>ref</sub>: i=1~7)である. シ ミュレーションでは, 1 ヶ所の電流源の計測・テストに対し て 10 回のテストを行った. *Cspec*=13 (電流誤差の絶対値: 10.3uA に対応)と設定し, 計測値 *Ccount i Ccount Cspec*の 条件を満たしたとき, Compare は FAIL と判定し, Counter は#of Failure をカウントアップする. 電源電圧変動として Vpp=66.7mV の電源ノイズを与えた. シミュレーションに は spectre, TSMC180nmCMOS プロセスを, コンパレー タには文献<sup>(7)</sup>の回路を用いた.



図 9 DAC の電流源ミスマッチを計測・テストする例
 ーアナログテスト容易化回路による計測・テストー
 Fig.9 Example of measurement and test for

- current source mismatch in a DAC.
- -Measurement and test by the proposed analog circuit testing scheme.---



図 10 図 9 に対応するタイミングチャート Fig.10. Timing chart in Fig.9.

表 1 7bit-DAC の電流源ミスマッチを計測・テストした シミュレーション結果

Table.1 Simulation result of measurement and test for current source mismatch in the 7bit-DAC.

|           | ∆I[uA] | ∆V[mV] | C <sub>count</sub> | #of Failure | Testing Result |
|-----------|--------|--------|--------------------|-------------|----------------|
| <i>I1</i> | -18.2  | 163.1  | 10                 | 10          | FALSE          |
| 12        | -11.7  | 105.8  | 12                 | 10          | FALSE          |
| 13        | -5.7   | 51.4   | 16, 17             | 0           | PASS           |
| <i>I4</i> | 0      | 0      | 24, 25, 26         | 0           | PASS           |
| 15        | 5.6    | -48.4  | 16, 17             | 0           | PASS           |
| <i>I6</i> | 10.3   | -93.5  | 13                 | 0           | PASS           |
| 17        | 15.1   | -135   | 11                 | 10          | FALSE          |

シミュレーション結果より,入力電位差が小さくなるほど(出力遅延時間が長くなるほど)ばらつきの影響を大き く受けるので,計測・テスト回数を多く設定する必要があ ることがわかる.

#### 4. まとめ

アナログ回路のテスト・コスト削減のため、アナログテ スト容易化技術の確立が求められている.本研究ではコン パレータの出力遅延時間に着目し、これを新しい計測・テ スト回路へ応用することを検討した. コンパレータの出力 遅延時間は入力電位差の大きさに対して、逆比例の関係を 持つ.この関係を積極的に利用した提案手法では,被計測 値が小さいほど高分解能な計測が可能である(ただし電源 電圧・温度変動に対する対策が必要になる).応用例として MOSFET 間のミスマッチに起因する電圧誤差をコンパレ ータに入力し、その誤差量(ミスマッチの程度)を計測・ テストするアナログテスト容易化回路について検討し、そ の動作をシミュレーションで確認した.本提案手法は「コ ンパレータ+TDC」を用いた微小入力電圧範囲の ADC と考 えることができる. コンパレータが電圧軸方向のアナログ 量を時間軸方向のアナログ量に変換すると共に逆アンプ (電圧差が小さいほど大きな遅延値を出力する)の働きを し、時間軸方向のアナログ量をTDCによって量子化する. これは OP アンプ,抵抗,容量等のアナログ素子がインバー タ,FF等のデジタル素子に変わることを意味するため、低 電圧化の時代の流れに沿った手法である. 今後は付録に示 す回路設計上の課題を解決すると共に、遅延時間を応用し たアナログ回路の定量的な解析を進めていく.

**謝辞** 有意義な御討論をいただきました,小林修氏、松 浦達治氏,高井伸和氏、新津葵一氏、山口隆弘氏,辻将信 氏,梅田定美氏,土橋則亮氏,塩田良治氏,渡邉雅史氏, ならびにこの研究をご支援頂いています STARC に謝意を 表します.

文 献

- (1) 小林春夫,山口隆弘「デジタルアシスト・アナログテスト技術・ナノ CMOS時代のアナログ回路テスト技術」電子情報通信学会,集積回路研究会(2010年7月)
- (2) 小林春夫「ミクストシグナル SoC テスト容易化技術への挑戦」
  SEMICON Japan 2010 SEMI テクノロジー・シンポジウム STS テストセッション (2010 年 12 月)
- (3) 小林春夫,新津葵一,高井伸和,山口隆弘「デジタルアシスト・ア ナログ RF テスト技術ーサブ 100nm ミックストシグナル SoC のテ ストの検討ー」電子情報通信学会 総合大会(2011年3月)
- (4) Jon Guerber, Manideep Gande, Hariprasath Venkatram, Allen Waters and Un-Ku Moon, "A 10b Ternary SAR ADC with Decision Time Quantization Based Redundancy", IEEE Asian Solid-State Circuits Conference (Nov. 2011)
- (5) Phillip E. Allen and Douglas R. Holberg, "CMOS Analog Circuit Design Second Edition", Oxford University Press, pp.477-480 (2002).
- (6)伊藤聡志,小林春夫,上森聡史,丹陽平,高井伸和,山口隆弘「自己校 正・自己診断機能を備えたタイムデジタイザ回路」電気学会 電子

回路研究会, 北海道(2010 年 6 月)

(7) M.Miyahara, Y.Asada, D.Paik and A.Matsuzawa, "A Low-Noise Self-Calibrating Dynamic Comparator for High-Speed ADCs", IEEE Asian Solid-State Circuits Conference, pp269-272, Fukuoka (Nov.2008).

#### 付 録

#### 提案手法の回路設計上の課題

(1) 今回用いたコンパレータ回路の出力遅延時間は入力 電位差の他に,入力コモンモード電圧にも影響を受ける.2 節で述べたコンパレータの出力遅延時間の式を再掲する.

$$t = (T) \ln[Va / \Delta V_{in}] \cdot \cdot \cdot \cdot (2)$$

また、時定数 Tは次の式で表せる.

$$T = \frac{C_{out}}{g_m} \cdot \cdot \cdot \cdot (5)$$

gm は入力トランジスタの相互コンダクタンスを、Cout は 出力端子の寄生容量をそれぞれ表す. これらのパラメータ の内, gmは入力コモンモード電圧の大きさに影響を受ける. そのため、入力コモンモード電圧が大きくなる→gmが大き くなる→時定数 Tが小さくなる→出力遅延時間が短くなる, といったようにコンパレータの出力遅延時間は入力コモン モード電圧からも影響を受けることになる.図 11に、入力 コモンモード電圧に対するコンパレータの出力遅延時間の 関係を求めた SPICE シミュレーション結果を示す. また図 12に,入力電位差(/Vin)と入力コモンモード電圧(VCM) が、それぞれ出力遅延時間に与える影響を簡単にまとめた. 図 12より、基準とする電圧(Vref)と被テスト対象の電圧 (Vin) との誤差量を計測する際に、次の点が問題となるこ とがわかる.  $V_{in} < V_{ref}$ の場合において,  $\Delta V_{in}$ に対するコン パレータの出力遅延時間の変化量が線形ではなくなる.こ れは、 $V_{in} < V_{ref}$ の場合において、 $\bigtriangleup V_{in}$ が大きくなると  $V_{CM}$ が小さくなり、また $\Delta V_{in}$ が小さくなると $V_{CM}$ が大きくなる ことに依る.この場合の出力遅延時間の変化量は、 △ Vin と VCM の変化により受ける影響が相反するため、非線形とな る. したがって本提案手法をそのまま用いた場合,同じ⊿ Vinを計測しても、VCMの値によって計測結果が変わってし まう. そこで, コンパレータの前段にコモンモード・フィ ードバック回路を備えた全差動増幅回路を接続するなどし て、コンパレータに与える Vcmを一定にする対策が必要と なる. このとき設定する Vcmの値が小さいほど出力遅延時 間は長くなるため、計測の分解能が向上する.

(2) もう一つの課題として、コンパレータのオフセット 電圧による影響がある.同じ電位差を入力しても、コンパ レータにオフセット電圧があることで、 $V_{in} > V_{ref} ( \bigtriangleup V_{in} > 0 )$ の場合と $V_{in} < V_{ref} ( \bigtriangleup V_{in} < 0 )$  の場合での出力遅延時間に ずれが生じる.この関係を求めた SPICE シミュレーション 結果 ( $V_{CM}$ =550mVに設定)を図 13に示す.対策として、  $V_{ref}$ をコンパレータの非反転入力端子に入力した場合と、反 転入力端子に入力した場合(それぞれの場合において, Vin はもう一方の端子へ入力する)の出力遅延時間をそれぞれ 計測し,計測後に加算回路で加算した値を計測値とする方 法が考えられる.

表 2表 3は  $V_{CM}$ 及びオフセット電圧がコンパレータの出 力遅延時間に与える影響を調べた SPICE シミュレーション 結果である.また,このときのシミュレーション条件を図 14に示す ( $V_{CM}$ =550mV に設定).コモンモード・フィー ドバック回路を備えた全差動増幅回路をコンパレータ前段 に設けたことで  $V_{CM}$ の影響が減少した.



図 11 入力コモンモード電圧に対する出力遅延時間の関 係を求めた SPICE シミュレーション結果

Fig.11 SPICE Simulation results of the input common-mode voltage vs the comparator delay.



図 12 入力電位差と入力コモンモード電圧がコンパレー タの出力遅延時間に与える影響

Fig.12 Influence of the input voltage difference and the input common-mode voltage to the









図 14 シミュレーション条件(表 2表 3に対応) Fig.14 SPICE simulation conditions. (corresponding to Table2, Table3).

## 表 2 シミュレーション結果(w/o CMFB) Table.2 SPICE simulation results (w/o CMFB).

| ation Result 1 | W/O CIVIFB | Simulation Result | 2 |
|----------------|------------|-------------------|---|
|                |            |                   |   |

| V <sub>in_p</sub> [mv] | V <sub>in_n</sub> [mv] | $\Delta V_{in}[mv]$ | delay[ns] | V <sub>in_p</sub> [mv] | V <sub>in_n</sub> [mv] | ∠V <sub>in</sub> [mv] | delay[ns] |
|------------------------|------------------------|---------------------|-----------|------------------------|------------------------|-----------------------|-----------|
| 552                    | 550                    | 2                   | 1.78      | 550                    | 552                    | -2                    | 1.67      |
| 554                    | 550                    | 4                   | 1.699     | 550                    | 554                    | -4                    | 1.62      |
| 558                    | 550                    | 8                   | 1.606     | 550                    | 558                    | -8                    | 1.54      |
| 566                    | 550                    | 16                  | 1.464     | 550                    | 566                    | -16                   | 1.408     |
| 582                    | 550                    | 32                  | 1.251     | 550                    | 582                    | -32                   | 1.196     |
| 614                    | 550                    | 64                  | 0.9526    | 550                    | 614                    | -64                   | 0.9011    |
| 678                    | 550                    | 128                 | 0.6479    | 550                    | 678                    | -128                  | 0.6048    |
| 806                    | 550                    | 256                 | 0.4436    | 550                    | 806                    | -256                  | 0.4027    |

Simulation Result 3

Simul

Simulation Result 4

| Vin_p[mv] | V <sub>in_n</sub> [mv] | $\Delta V_{in}[mv]$ | delay[ns] | V <sub>in_p</sub> [mv] | V <sub>in_n</sub> [mv] | $\Delta V_{in}[mv]$ | delay[ns] |
|-----------|------------------------|---------------------|-----------|------------------------|------------------------|---------------------|-----------|
| 550       | 548                    | 2                   | 1.816     | 548                    | 550                    | -2                  | 1.709     |
| 550       | 546                    | 4                   | 1.775     | 546                    | 550                    | -4                  | 1.696     |
| 550       | 542                    | 8                   | 1.759     | 542                    | 550                    | -8                  | 1.686     |
| 550       | 534                    | 16                  | 1.746     | 534                    | 550                    | -16                 | 1.683     |
| 550       | 518                    | 32                  | 1.744     | 518                    | 550                    | -32                 | 1.674     |
| 550       | 486                    | 64                  | 1.72      | 486                    | 550                    | -64                 | 1.654     |
| 550       | 422                    | 128                 | 1.699     | 422                    | 550                    | -128                | 1.631     |
| 550       | 20/                    | 256                 | 1 694     | 204                    | 550                    | -256                | 1 6 1 7   |

### 表 3 シミュレーション結果(w/ CMFB) Table.3 SPICE simulation results (w/ CMFB).

| w/ CMFB                                 |           |                      |           |  |                        |                        |                       |           |  |
|-----------------------------------------|-----------|----------------------|-----------|--|------------------------|------------------------|-----------------------|-----------|--|
| Simulation Result 1 Simulation Result 2 |           |                      |           |  |                        |                        |                       |           |  |
| V <sub>in_p</sub> [mv]                  | Vin_n[mv] | $\Delta V_{in}$ [mv] | delay[ns] |  | V <sub>in_p</sub> [mv] | V <sub>in_n</sub> [mv] | ∠V <sub>in</sub> [mv] | delay[ns] |  |
| 552                                     | 550       | 2                    | 1.669     |  | 550                    | 552                    | -2                    | 1.757     |  |
| 554                                     | 550       | 4                    | 1.628     |  | 550                    | 554                    | -4                    | 1.703     |  |
| 558                                     | 550       | 8                    | 1.569     |  | 550                    | 558                    | -8                    | 1.632     |  |
| 566                                     | 550       | 16                   | 1.472     |  | 550                    | 566                    | -16                   | 1.525     |  |
| 582                                     | 550       | 32                   | 1.283     |  | 550                    | 582                    | -32                   | 1.343     |  |
| 614                                     | 550       | 64                   | 1.014     |  | 550                    | 614                    | -64                   | 1.068     |  |
| 678                                     | 550       | 128                  | 0.7261    |  | 550                    | 678                    | -128                  | 0.7716    |  |
| 806                                     | 550       | 256                  | 0.526     |  | 550                    | 806                    | -256                  | 0.5642    |  |

Simulation Result 3

Simulation Result 4

| Vin_p[mv] | V <sub>in_n</sub> [mv] | ∠V <sub>in</sub> [mv] | delay[ns] | V <sub>in_p</sub> [mv] | V <sub>in_n</sub> [mv] | $\Delta V_{in}[mv]$ | delay[ns] |
|-----------|------------------------|-----------------------|-----------|------------------------|------------------------|---------------------|-----------|
| 550       | 548                    | 2                     | 1.671     | 548                    | 550                    | -2                  | 1.761     |
| 550       | 546                    | 4                     | 1.632     | 546                    | 550                    | -4                  | 1.7       |
| 550       | 542                    | 8                     | 1.568     | 542                    | 550                    | -8                  | 1.634     |
| 550       | 534                    | 16                    | 1.466     | 534                    | 550                    | -16                 | 1.527     |
| 550       | 518                    | 32                    | 1.281     | 518                    | 550                    | -32                 | 1.344     |
| 550       | 486                    | 64                    | 1.017     | 486                    | 550                    | -64                 | 1.067     |
| 550       | 422                    | 128                   | 0.7249    | 422                    | 550                    | -128                | 0.7703    |
| 550       | 294                    | 256                   | 0.5241    | 294                    | 550                    | -256                | 0.5683    |

この他に、コンパレータの出力遅延時間は後段の TDC の 入力インピーダンスに大きく影響を受けるため、対策が必 要である (今回は開放利得無限大の OP アンプをユニティ・ ゲイン構成で間に咬ませることで対応した).