# ΔΣ変調を用いた電源クロック周波数拡散技術の研究 <sup>荒船拓也\*</sup> Ramin Khatami 小堀康功 小林春夫(群馬大学)

Spread Spectrum Clock Technique for Switching Power Supply Using Digital ΔΣ Modulation Takuya Arafune<sup>\*</sup>, Ramin Khatami, Yasunori Kobori, Haruo Kobayashi (Gunma University)

キーワード: EMI, スペクトル拡散クロック, ΔΣ変調, デジタル時間変換器

(Keywords: EMI, Spread Spectrum Clock, ΔΣ Modulation, Digital-to-Time Converter)

## 1. はじめに

近年電子機器の高速高周波化・高密度化に伴い、電磁波 輻射(Electro-Magnetic Interference: EMI)が問題となっ てきている。電子機器内ではデジタルプロセッサや電源回 路で使用されるクロックのクロック周波数及び高調波での 輻射が大きくなり、他の電子機器に誤作動等の影響を及ぼ す。このため多くの国で EMI 規制の規定がされている。例 として図1に CISPR (国際無線障害特別委員会) 22 の情 報技術装置のエミッション規制(ノイズ規制)を示す。青と 赤の線はそれぞれ商業・軽工業で使用する場合(industrial)、 家庭で使用する場合(home)の EMI の上限を示している。こ の上限を超えてしまうと他の電子機器に影響が出てしま う。

このような電磁波輻射を低減する方法の1つとして、ス ペクトル拡散クロック発生技術がある。この技術によって EMI を大幅に低減することが可能である。しかし、スペク トルを拡散する弊害として、ノイズが拡散して欲しくない 帯域(例えばラジオの AM,FM 等の帯域)に重なってしま うことがある。

筆者等は、ΔΣ変調を用いることでクロックのスペクト ラムを拡散する一方で、拡散させたくない帯域を選択でき るアルゴリズムを開発している。本論文ではこれまで検討 してきた方式に加えて、新たな方式を2つ提案する。これ はそれぞれ新たな方式はこれまで検討してきた方式を2つ 複合させたアルゴリズムである。

## 2. 原理

# 2-2. スペクトル拡散クロック発生器(SSCG) 2-2-1. ΔΣ デジタル時間変換回路

電子機器にデジタルアナログ変換回路 (Digital to Analog Converter: DAC) はよく用いられる。本論文に記述 したデジタル時間変換回路 (Digital to Time Converter: DTC) は DAC とほぼ同様のものであるが出力の方法が異 なる。DAC はデジタル入力値に応じ電圧または電流の大き



さで出力する。一方 DTC はデジタル値を入力し、その値に 応じてパルスの時間成分(周期、幅、位相)を変調して出 力する。

#### 2-2-2. スペクトル拡散クロック発生器(SSCG)

図 2 に回路構造を示した。入力に sin 波を入力して  $\Delta \Sigma$ 変 調器を通りノイズシェーピングされた矩形波が出力され る。これを「0」(=変調無し)と「1」(=変調あり)のデジ タル値として読み取り、デジタル値を DTC へ入力する。 DTC で  $\Delta \Sigma$  変調されたデジタル値に応じてクロック信号を 変調し、変調されたクロック信号を出力する。

#### 2-2-3. スペクトル拡散クロック発生器(SSCG)の問題点

電磁波輻射の主な原因となるのが回路のクロックに同期 した電圧電流の切替えであるので、ノイズスペクトラムは 特定周波数(クロック周波数及びその整数倍周波数)にパ ワーが集中する(図3-(a))。このことによりEMI規定を満 たせないことがでてくる。ここでSSCG (Spread Spectrum Clock Generator)を用いてクロック信号を変調することで、 図3-(b)のようにクロック周波数 f (=1kHz)を周波数拡散さ せる。その結果、ピーク電力が低減されEMIの問題が軽減 できる。しかし用途によりいくつかの信号帯域(例えばAM、 FMラジオ等の周波数)には、拡散クロックのノイズが入る ことは望ましくない。提案する方式は図3-(c)のようにΔΣ 変調を用いることで、その周波数帯域にノイズが入り込ま ないようする。

# 3. ΔΣ 変調を用いた SSCG

# 3-1. 単変調方式(1)(従来方式)

まず図 4-(a)に無変調時(デジタル値=「0」)の波形を示 す。パルス波のパラメータは周期 T=1ms(周波数:f=1kHz)、 幅 W=200us、位相θ=0sの3つのDuty 比=20%の矩形波と する。基本3方式の概念波形を図4に示す。

## 3-1-1. PCM $\Delta \Sigma$ DTC

Pulse Cycle Modulation (PCM:パルス周期変調)  $\Delta \Sigma$ DTC は入力信号に対して出力パルスの周期を変える。デジ タル値「0」の時の周期に対して、図 4-(b)に示したようにデ ジタル値「1」では周期を T<sub>M</sub> (図では 1.4ms) に変調する。 この場合、入力デジタル値により出力パルス列の長さが変 化するので注意を要する。T は変調前、T<sub>M</sub> は変調後のパル スの周期とする。

## 3-1-2. PWM $\Delta \Sigma$ DTC

Pulse Width Modulation (PWM:パルス幅変調)  $\Delta \Sigma$ DTC は入力デジタル値に基づいて出力信号のパルス幅を変 える。図 4-(c)のようにデジタル値が「1」のときパルス幅を W<sub>M</sub> (図では 400us)の大きさにする。W は変調前、W<sub>M</sub>は 変調後のパルス幅とし、必ず W<sub>M</sub><周期とする。図 5 に発生 するパルス列の例を示した。変調数は図 4-(c)と同じである。  $\Delta \Sigma$ 変調された値「01011」が入力されたときのパルス列を 表している。D=「0」のときは変調を行わず W=200us であ るが、D=「1」のときはパルス幅変調を行い W<sub>M</sub>=400us に 変調する。

# 3-1-3. PPM $\Delta \Sigma$ DTC

Pulse Position Modulation (PPM:パルス位相変調)  $\Delta \Sigma$ DTC は出力パルス信号の開始位置をシフトすることによっ てデジタル信号を符号化する。図 4·(d)のように入力デジタ ル値が「1」のとき位相 $\theta_M$  (図では 400us) にパルス位置を シフトする。入力デジタル値が「0」のときは図 4·(a)のよう にパルス位置のシフトはしない。 $\theta$ は変調前、 $\theta_M$ は変調後の パルス幅とし、必ず $\theta_M$ <周期とする。

# 3-2. 複合変調方式(提案方式)

# 3-2-1. ASM $\Delta \Sigma DTC$

ASM (Asynchronous Modulation:非同期変調)  $\Delta \Sigma$  DTC を提案する。ASM 方式は PWM と PCM を複合した方式である。デジタル信号「1」が入力されたときパルスの幅と周





Fig. 3 Compare spectrum spread of before and spectrum spread using  $\Delta\Sigma$  converter



Fig. 5 Pulse stream of PWM

期の両方を変調させる。デジタル値「1」では幅・周期共に M 倍する。変調倍数は M とする。例えば、無変調時のパル ス幅・周期は図 4-(a)のように 200us,1ms であったが、図 6 のように変調時に 2 倍 (変調倍数 M=2) としてそれぞれ 400us, 2ms に変調する。幅・周期共に倍数変調するため Duty 比が一定に保たれる。

## 3-2-2. DPM $\Delta \Sigma$ DTC

第2の提案は DPM (Double Plus Modulation:ダブル加算 変調)  $\Delta \Sigma$  DTC 方式である。基本原理は ASM と同じであ るが、変調方法が少し異なる。デジタル値「1」のとき幅・ 周期共に Q の分だけ加算する。変調加数は Q とする。例え ば、図 7 では変調加数 Q=400us 変調するので、変調時には パルス幅・周期を 400us ずつ加算してそれぞれ 600us,1.4ms に変調する。

なお、このままでは時間とともに周期が大きくなってし



図 6:ASM 方式の変調波形 図 7:DPM 方式の変調波形 Fig. 6 Modulated waveform Fig. 7 Modulated waveform of ASM method of DPM method

まうが、ある一定時間後は逆に周期を減算していき、時間 平均では一定の周期のクロックになるように変調する。こ れはASM 方式でも同様である。

## 4. シミュレーションによる検証

Scilab を用いて複合変調方式をシミュレーションした。 図 8 に DTC 回路でデジタル値「0」を入力した時のパルス の基本波形(図 4-(a)と同様)を示す。パルス波の周期 T、 幅 W、位相0は、それぞれ 1ms(周波数:f=1kHz)、200us、 0s とする。

単変調方式に比べ、複合変調方式でのノッチの数・深さ について検証した。図9に図8の基本波のFFTを示した。 このときの最大ピーク(66dB)に対して、変調時でのピーク の減少を検証した。

## 4-1. 単変調方式のシミュレーション結果

PWM 方式の一例として「0」入力時の基本波をパルス幅 W=200us,周期 C=1ms と「1」入力時には W<sub>M</sub>=600us とし た時のスペクトラムを図 10 に示す。このときノッチは 1 つ 現れた。

次に PCM 方式の一例として「1」入力時には T<sub>M</sub>=1.8ms にして W=200us とした時のスペクトラムを図 11 に示す。 このときノッチは 3 つ現れた。

単変調方式ではノッチの発生場所は PWM 方式で式 (2), PCM 方式で式(5)により現されることが分かった。

## 4-2. ASM 方式のシミュレーション結果

図 12~14 に ASM 方式で変調したときのクロック周波数 の FFT スペクトルを示す。デジタル値「0」入力時の基本 波は同一とした。



「1」入力時には変調倍数 M=2 として、幅・周期を $W_{M}$ =400 $us,T_{M}$ =2ms とした時のスペクトラムを図 12 に示す。このスペクトラムでは 7 つのノッチが発生した。

次に変調倍数 M=3 倍にして、幅・周期を  $W_M$ =600us, T<sub>M</sub>=3ms とした時のスペクトラムを図 13 に示す。ノッチの 数は 9 つになり、変調する数字が大きい程ノッチが増える ことが類測できる。ただ高調波があまり低減できていない。

変調倍数を整数ではなく小数倍 M=0.8 にし、幅・周期を W<sub>M</sub>=160us,T<sub>M</sub>=800us とした時のスペクトラムを図 14 に示 す。図 13 で高調波があまり低減されていないことを考慮し、 小数倍の変調にした。結果、無変調時に比べて 4dB ほど高 調波を低減できることを確認した。

ノッチの発生する周波数の式をシミュレーション結果から帰納的に求め、式(1)~(4)に示す。ASM 方式ではこれら4 つの式に基づいてノッチが発生している。単変調方式と比べると3,4倍のノッチの数に増やすことができ、このことは 周波数にノッチを設定する時に有利である

# 4-3. DPM 方式のシミュレーション結果

図 15~17 に DPM 方式で変調したときのクロック周波数 の FFT スペクトルを示す。「0」入力時の波形は単変調方式 同様とした。

「1」入力時に変調加数 Q=200us として W<sub>M</sub>=400us, T<sub>M</sub>=1.2ms の時のスペクトラムを図 15 に示す。また、変調 加数 Q=400us,として、W<sub>M</sub>=600us,T<sub>M</sub>=1.4ms の時のスペク トラムを図 16 に示す。また変調加数を Q=400us と増やし たところ、1 つだけ深いノッチが出現した。これは 2 種類の 式によって発生したノッチがちょうど重なったためと考え られる。

さらに変調加数 Q=800us、 $W_M$ =1ms、 $T_M$ =1.8ms とした 時のスペクトラムを図 17 に示す。この場合、さらに 3 つの 深いノッチが発生した。

シミュレーション結果からノッチの出現する周波数の式 を導出した結果、式(1)~(2)と同じになった。

DPM 方式では、高調波を大きく抑制することできた。無 変調時と比較するとピークを最大 12dB 低減することがで きた。また、単変調方式でのノッチの深さに対して DPM 方 式はより深いノッチが生成できた。横幅は約 12 倍の広さに することが確認でき、設定する周波数のばらつきにも有利 となる。

## 4-4. ノッチが生成される周波数の式

多くのシミュレーションからノッチの発生する周波数を 示す実測式を検討した。単変調方式のノッチの式(2),(5)と複 合変調方式で新たに、出現したノッチの式(1),(3),(4)も追加 した。複合変調方式では ASM,DPM で式(1)~(4),(1)~(2)の複 数個当てはまる。

ノッチは変調する値に応じて発生する位置や数が変わっ てくる。その変調する値とノッチの位置・数を関係付けた 式を以下に示す。



$$K = 0,1,2,3, \cdots, (T_M - T)/200us - 2, (T_M - T)/200us - 1$$

#### 5- まとめ

提案する方式ではΔΣ変調を用いたスペクトル拡散にお いて PCM と PWM の複合方式を2つ提案し、シミュレー ション検証した。さらにノッチの発生する周波数を表す式 も新たに提案し、以下の結果を得た。

<ASM 方式>

・3,4 倍の数のノッチが出現し、狙った周波数をより正確に 設定するのに優位

小数倍にすると高調波のピークレベルを 4dB 低減可能
 OPM 方式>

 ・Δ Σ変調方式による SSCG により、従来方式に比較して
 2 倍のノッチを発生

・12 倍広いノッチを発生し、拡散して欲しくない周波数の ばらつきに優位

・整数倍でも高調波のピークレベルを 12dB 低減可能
 <SSCG の応用>

提案する DPM 方式では EMI を低減するのはもちろんの こと他の周波数の干渉が特に許されない周波数でノッチを 発生させ、不要な周波数帯域にスペクトル拡散をさせない。 AM,FM 等の周波数帯域へのスペクトル拡散をさせないこ とも容易である。複合変調方式により拡散して欲しくない 周波数をより正確に設定でき、ばらつきにも有利となった。 <今後の課題>

・2次ΔΣ変調器への展開

. .. .. .

vol..E92-A (2009)

・周期の増大と減少する変調の全体周期の調整手法

**謝辞**:本研究をご支援いただいています半導体理工学研究センター(STARC)に感謝いたします。

# 文 献

| (1) R. Khatami, H. Kobayashi, N. Takai, Y. Kobori , T. Yamaguchi , E. |
|-----------------------------------------------------------------------|
| Shikata ,T. Kaneko and K. Ueda :"Delta-Sigma Digital-to-Time          |
| Converter and its Application to SSCG", IEICE ICDV(2013)              |
| (2)R. Schreier and G. C. Temes :"Understanding Delta-Siguma Data      |
| Converters" ,IEEE Press (2007)                                        |
| (3)定村宏・行方真実・光野正志・小林春夫・石川信宣「スイッチング電源の                                  |
| EMI 低減化回路と測定による検証」,電子情報通信学会論文誌 C,                                     |
| VolJ86-C, No.11, pp.1169-1176 (2003)                                  |
| (4)T. Daimon, H. Sadamura, T. Shindou, H. Kobayashi, M. Kono, T.      |
| Myono, T. Suzuki, S. Kawai and T. Iijima: "Spread-Spectrum Clocking   |
| in Switching Regulators for EMI Reduction", IEICE Trans.              |
| Fundamentals, vol.E86-A, no.2 (2003)                                  |
| (5)I. Mori, Y. Yamada, Santhos A. WIBOWO, M. Kono, H. Kobayashi, Y.   |
| Fujimura, N. Takai, T. Sugiyama, I. Fukai, N. Onishi, I. Takeda, J.   |
| Matsuda: "EMI Reduction by Spread-spectrum Clocking in                |
| Digitally-Controlled DC-DC Converters", IEICE Trans. Fundamentals,    |
|                                                                       |