

# 2ステップ逐次比較時間デジタイザの 自己校正法とトリガ回路の検討

井田貴士、小澤祐喜、姜日晨、小林春夫(群馬大)、塩田良治(socionext)

群馬大学 理工学部 電子情報理工学科 小林研究室 学部4年 井田貴士 t13304014@gunma-u.ac.jp



Kobayashi Lab. Gunma University

# OUTLINE

- 研究背景
- ・ TDCとは
- SAR-ADC&SAR-TDC
- SAR-TDC
  - -残差時間の利用 -高時間分解能のサブTDC
- 2ステップ方式による高分解能化 SAR+Vernier-Type TDC
- 校正アルゴリズム概要
- シミュレーションによる概要と検証
  -シミュレーション結果
  -評価
- SARTDCの自己校正を行うための トリガ回路を用いた単発タイミング測定
- まとめ

# OUTLINE

#### • 研究背景

- ・ TDCとは
- SAR-ADC<sup>2</sup>SAR-TDC
- SAR-TDC
  - -残差時間の利用 -高時間分解能のサブTDC
- 2ステップ方式による高分解能化 SAR+Vernier-Type TDC
- 校正アルゴリズム概要
- シミュレーションによる概要と検証
  -シミュレーション結果
  -評価
- SARTDCの自己校正を行うための トリガ回路を用いた単発タイミング測定
- まとめ

# 研究背景





# OUTLINE

- 研究背景
- ・ TDCとは
- SAR-ADC & SAR-TDC
- SAR-TDC
  - -残差時間の利用 -高時間分解能のサブTDC
- 2ステップ方式による高分解能化 SAR+Vernier-Type TDC
- 校正アルゴリズム概要
- シミュレーションによる概要と検証
  -シミュレーション結果
  - -評価
- SARTDCの自己校正を行うための トリガ回路を用いた単発タイミング測定
- まとめ



時間デジタイザ回路(Time-to-Digital Converter、TDC); タイミング信号の時間差を測定しデジタル出力

# 逐次比較の原理

例 逐次比較型ADC

速度と精度のバランスが良く、チップ面積が小さく汎用ADCに最も多く使用される方式





参考 Analog-Digital Conversion :Analog Devices

#### 逐次比較:2進探索アルゴリズム



逐次比較型TDCの構成



9/42

# SAR-ADCとSAR-TDCの比較

天秤の原理で動作:

- 天秤がコンパレータ
- 分銅がDAC



SAR-ADC



天秤の原理で動作:

- 天秤がD-FF
- 分銅が遅延素子

11/42 逐次比較型(SAR)TDCの構成と動作



逐次比較型(SAR)TDCの構成と動作



12/42

13/42 逐次比較型(SAR)TDCの構成と動作



14/42 逐次比較型(SAR)TDCの構成と動作



### 残差時間の利用



#### 2ステップ方式による高分解能化







## 補足: Vernierとは

- ・ノギス等に付随し最小目盛以下の数値を読取る補助をするもの
- フランスの数学者
  ピエール・ヴェルニエによる発明





Pierre Vernier 1580/8/19 – 1637/9/14

## 3bit SAR TDCの構成





#### 高時間分解能のサブTDC



19/42



20/42

3bit SAR+3bit SAR-Vernier TDCの動作①







#### 3bit SAR+3bit SAR-Vernier TDCの動作③



#### 3bit SAR+3bit SAR-Vernier TDCの出力



# OUTLINE

- 研究背景
- ・ TDCとは
- SAR-ADC<sup>2</sup>SAR-TDC
- SAR-TDC
  - -残差時間の利用 -高時間分解能のサブTDC
- 2ステップ方式による高分解能化 SAR+Vernier-Type TDC
- 校正アルゴリズム概要
- シミュレーションによる概要と検証
  -シミュレーション結果
  -評価
- SAR TDCの自己校正を行うための トリガ回路を用いた単発タイミング測定
- まとめ



#### 自己校正の目的



### 校正アルゴリズム概要



#### 2ステップ逐次比較TDCにおける 校正アルゴリズム概要



29/42

### 2ステップ逐次比較TDCにおける 校正アルゴリズム概要

今回、 $\tau_1$ (= 1.0)  $\tau_3$ (= 0.1) と仮想的に設定

 $n_B \tau_1 + m_B \tau_3 \cong T_B$  $n_C \tau_1 + m_C \tau_3 \cong T_C$ 

計算方法(シミュレーション概要)

1.恣意的に発生させた値(T)から出力データ(m,n)を決定(100パターン) [例:T=2.345とすると、n = 2(整数), m = 3(小数点第一位)]  $\int_{n_{4}\tau_{1}+m_{4}\tau_{3}\cong T_{4}}$ 

2.求めた100パターンの各数値から $\tau_1 \ge \tau_3$ の平均値を求める [例:サンプル数2の時の $\tau_1$ 、 $\tau_3$ を100パターンとり、各平均をとる]



以上により計算により導出した $\tau_1$ と $\tau_3$ と仮想設定した $\tau_1$ (= 1.0)と $\tau_3$ (= 0.1)比較、評価

#### 推定値に対する測定誤差



### 推定値に対する誤差のばらつき



# OUTLINE

- 研究背景
- ・ TDCとは
- SAR-ADC<sup>2</sup>SAR-TDC
- SAR-TDC
  - -残差時間の利用 -高時間分解能のサブTDC
- 2ステップ方式による高分解能化 SAR+Vernier-Type TDC
- 校正アルゴリズム概要
- シミュレーションによる概要と検証
  -シミュレーション結果
  -評価
- SAR TDCの自己校正を行うための
  トリガ回路を用いた単発タイミング測定
- まとめ

#### トリガ回路とは

#### 入力信号に対するしきい値を2つもつデジタル回路

入力信号の電位が高いしきい値を超えたとき  $\rightarrow$  論理Hの電位を出力 入力信号の電位が低いしきい値を下回ったとき  $\rightarrow$  論理Lの電位を出力 入力信号が低いしきい値と高いしきい値の間にあるとき  $\rightarrow$  前の出力電位を保持

#### 今回は

#### 「入力信号が入った時

#### そのタイミングで位相ゼロで

一定の周期で発振する回路」を使用



SAR TDCの自己校正を行うための トリガ回路を用いた単発タイミング測定



SAR TDCの自己校正を行うための トリガ回路を用いた単発タイミング測定



#### SAR TDCの自己校正を行うための トリガ回路を用いた単発タイミング測定



#### トリガ回路を用いた単発タイミング測定



## OUTLINE

- 研究背景
- ・ TDCとは
- SAR-ADC<sup>2</sup>SAR-TDC
- SAR-TDC
  - -残差時間の利用 -高時間分解能のサブTDC
- 2ステップ方式による高分解能化 SAR+Vernier-Type TDC
- 校正アルゴリズム概要
- シミュレーションによる検証
  -シミュレーションにおける計算方法
  -シミュレーション結果
  -評価
- トリガ回路を用いた単発タイミング測定
- まとめ

まとめ



#### 時間は最も貴重な資源である

成果をあげる者は 仕事からスタートしない。 時間からスタートする。



Effective executives do NOT start with their tasks. They start with their time.

(Peter F. Drucker)

#### 付録:「中心極限定理」及び「点推定」

中心極限定理において データ(サンプル)数の増加により 目標値に対する誤差の分散の割合を減少させることが可能となる



#### 点推定(目標値に対する一点推定)が可能



#### Q&A

- Q.トリガ回路に関して、本来想定していたものよりも位相差が生じてし まうのでないか?また、もしそのようなことが生じた場合どのような ことが生じるのか?
- A.(最初の質問に対しては勉強不足のため断言して答えることができな かった。)もし仮にこのようなことが生じた場合、自己校正に対して影 響が出ることが想定される。
- Q.位相差0で発振するためには?(sin波cos波の発生はどのように行うことを想定しているか?)そもそも位相差0できちんと発振することができるのか?
- A.∆∑回路を用いることを想定している。これにより位相差0で発振することが可能だと考えている。
- Q.自己校正でsample回数を100としているが、これと同じ方法で回路を実際に組んだ時、実際に多くの時間を必要としないのか?
- A.TDC自体が時間分解能を用いた回路なので多少時間はかかるかもしれ ないが、アルゴリズム的には単純な計算を行うのでそこまで自己校正 に時間を必要としないと考える。