# 基準電流源生成用改良永田穣電流ミラー回路の設計とその考察

平野 繭\* 小林 春夫(群馬大学)

**キーワード**:基準定電流源, 永田電流ミラー回路, MOS アナログ回路, バイポーラアナログ回路, 電源電圧変動, ピーキング電流ミラー回路

(Reference Current Source, Nagata Current Mirror, MOS Analog Circuit, Bipolar Analog Circuit, Supply Voltage Variation, Peaking Current Mirror)

# 1. はじめに

この論文で提案する永田穣電流ミラー回路の改良回路は, 簡単,小チップ面積で,電源電圧変動によらず一定の基準 定電流源として用いることを目的としている.

基準定電流とは,電源電圧,温度等が変化しても一定の電 流を出力する回路で,アナログ集積回路に1つは必要であ る.基準電流源(電圧源)の代表的な例として,バンドギャ ップリファレンス回路が用いられるが,この回路は高性能 であるが,複雑な構造で,回路面積が大きいという問題点 がある.

また永田穣氏により提案された永田電流ミラー回路があ る.この回路は入力電流変化に対して出力電流がピークを 持つ特性を実現している.そのピーク付近で用いると、入 力電流変化に対して出力電流変化はわずかである.入力電 流を電源電圧と抵抗で実現すると電源電圧変動によらず一 定の出力電流が得られる.この構成はとてもシンプルでは あるが、電源電圧の変動に対する出力電流の変動が一定と なる範囲が非常に狭いという問題点がある.

そこで、本論文ではオリジナルの永田電流ミラー回路を 基に、複数のミラー回路を用いて異なる入力電流でピーク を持つ構成で、総出力電流を一定にする MOS 回路を考察 し、理論解析、シミュレーションで動作を確認したので報 告する.

# 2. 永田穣電流ミラー回路

永田穣電流ミラー回路の構成を図1に示す.ここで,永 田穣電流ミラー回路がピークを持つ理由について考えてい く.

入力電流 $I_{IN}$ が小さな値から増加すると追従して出力電流  $I_{OUT}$ も増加していく. $I_{IN}$ がある値を過ぎると R で発生する 電圧降下により $V_{GS2}$ が減少し, M2 のドレイン電流 $I_{OUT}$ が減 少していく.入力電流 $I_{IN}$ が増加すると,抵抗 R での電圧降 下 $RI_{IN}$ が発生し,これにより,M1 のゲート-ソース間電圧  $V_{GS1}$ より M2 のゲート-ソース間電 $EV_{GS2}$ が減少する.



図1 永田穣電流ミラー回路 図2 図1の入出力特性 Fig.1. Nagata current mirror

Fig. 2 Iin-Iout characteristics of Nagata current mirror.

 $点 a \rightarrow V_{GS1} \rightarrow V_{GS2} \rightarrow \land b \rightarrow$ 抵抗  $R \rightarrow \land a$ の経路で考えると、 キルヒホッフの電圧則より、次のようになる.

 $V_{GS1} - RI_{IN} - V_{GS2} = 0$  (1) 図 1 の M1, M2 のドレイン電流 $I_{IN}$ ,  $I_{OUT}$ は MOSFET の飽和 領域での電流式より以下の(2)(3)のように表せる.

$$\begin{split} & I_{IN} = K_1 (V_{GS1} - V_{TH})^2 (1 + \lambda V_{DS1}) & (2) \\ & I_{OUT} = K_2 (V_{GS2} - V_{TH})^2 (1 + \lambda V_{DS2}) & (3) \\ & このときの \, \mathrm{K}_1, \, \mathrm{K}_2 \, \, \varepsilon$$
以下のように表す. \end{split}

$$K_{1} = \frac{1}{2}\mu C_{OX} \left(\frac{W}{L}\right)_{1}$$
(4)  
$$K_{2} = \frac{1}{2}\mu C_{OX} \left(\frac{W}{L}\right)_{2}$$
(5)

µ:キャリアの移動度 C<sub>ox</sub>:ゲート酸化膜容量
W:MOSFET のゲート幅 L:MOSFET のゲート長
(2), (3)式よりV<sub>GS1</sub>, V<sub>GS2</sub>をそれぞれ表すと次式が得られる.

$$V_{GS1} = \sqrt{\frac{I_{IN}}{K_1(1+\lambda V_{DS1})}} + V_{TH}$$
(6)  
$$V_{GS2} = \sqrt{\frac{I_{OUT}}{K_2(1+\lambda V_{DS2})}} + V_{TH}$$
(7)

(1)(6) 式を(3) 式に代入し、IOUT について解くと次のよ うになる.

$$I_{OUT} = K_2 (V_{GS1} - RI_{IN} - V_{TH})^2 (1 + \lambda V_{DS2})$$
  
=  $K_2 \left( \sqrt{\frac{I_{IN}}{K_1 (1 + \lambda V_{DS1})}} - RI_{IN} \right)^2 (1 + \lambda V_{DS2})$   
=  $K_2 I_{IN} R^2 \left[ \sqrt{I_{IN}} - \frac{1}{R\sqrt{K_1 (1 + \lambda V_{DS1})}} \right]^2 (1 + \lambda V_{DS2})$  (8)

次に永田穣電流ミラー回路の入出力特性の極値を求める. (8) 式の一階微分は

$$\begin{split} I'_{OUT} &= K_2 R^2 (1 + \lambda V_{DS2}) \left( \sqrt{I_{IN}} - \frac{1}{R\sqrt{K_1(1+\lambda V_{DS1})}} \right) \left( 2\sqrt{I_{IN}} - \frac{1}{R\sqrt{K_1(1+\lambda V_{DS1})}} \right) \\ &= \left( 2 \sqrt{I_{IN}} - \frac{1}{R\sqrt{K_1(1+\lambda V_{DS1})}} \right) \\ &= \left( 9 \right) \\ &= \left( 3 \sqrt{K_1(1+\lambda V_{DS1})} \right) \\ &= \left( 9 \sqrt{K_1(1+\lambda V_{DS1})} \right) \\ &= \left( 1 \sqrt{K_1(1+\lambda V_{DS1})} \right)$$

きさを求めると、次のようになる.

 $I_{OUT} = \frac{(W/L)_2}{4(W/L)_1} \frac{1}{4R^2K_1} \frac{(1+\lambda V_{DS2})}{(1+\lambda V_{DS1})}$ (11)

永田電流ミラー回路の特性は図2のようになる.

この特性からわかるように、永田穣電流ミラー回路は出 力電流がピークを持つ構成となっており,電源電圧の変動 に対する出力電流の変動が一定となる範囲が狭い.

# 3. MOS 永田電流ミラー回路を用いた基準電流源

#### 〈3・1〉提案回路と動作原理



### improved Nagata current mirror.

図3にMOS永田電流ミラー回路を改良した基準電流源を 示す.この回路は複数のMOS永田電流ミラー回路を用いて 異なるピークを持ちその電流の和をとる構成で、電源電圧 (入力電流 IIN) が変動しても一定電流 Iourを出力できる.

ここで、図3の回路の動作原理を示す。2で説明した永田 電流ミラー回路と同様に、キルヒホッフの電圧則より、次 のようになる.

$$V_{\text{GSn}} = V_{GS1} - R_{n-1} \quad (12)$$
  
(n=2,3,4,5)

 $(R_{n-1} = R_1 + R_2 + \dots + R_{n-1})$ 

図 3 の M1 とその他の MOS に流れる電流, I<sub>IN</sub>, I<sub>OUT</sub> は MOS の飽和領域での電流式より、以下の(13)、(14) 式のよ うに表せる.

$$\begin{split} I_{IN} &= K_1 (V_{GS1} - V_{TH})^2 (1 + \lambda V_{DS1}) \quad (13) \\ I_{OUTn} &= K_n (V_{GSn} - V_{TH})^2 (1 + \lambda V_{DSn}) \quad (14) \\ (13), (14) 式より, V_{GS1}, V_{GSn} は次のようになる \end{split}$$

$$V_{GS1} = \sqrt{\frac{l_{IN}}{K_1(1+\lambda V_{DS1})}} + V_{TH}$$
(15)  
$$V_{GSn} = \sqrt{\frac{l_{OUTn}}{K_n(1+\lambda V_{DSn})}} + V_{TH}$$
(16)

(12), (13) 式を(14) 式に代入し, それぞれの MOS の出力 電流Iournについて解く.

$$I_{OUTn} = K_n (V_{GS1} - R_{n-1}I_{IN} - V_{TH})^2 (1 + \lambda V_{DSn})$$
  
=  $K_n \left( \sqrt{\frac{I_{IN}}{K_1 (1 + \lambda V_{DS1})}} - R_{n-1}I_{IN} \right)^2 (1 + \lambda V_{DSn})$   
=  $K_n I_{IN} R_{n-1}^2 \left[ \sqrt{I_{IN}} - \frac{1}{R_{n-1}\sqrt{K_1 (1 + \lambda V_{DS1})}} \right]^2 (1 + \lambda V_{DSn})$  (17)

次に図3の回路の入出力特性の極値を求める.

(17) 式の一階微分は次のようになる.  $I'_{OUTn} =$ 

$$K_n R_{n-1}^2 (1 + \lambda V_{DSn}) \left( \sqrt{I_{IN}} - \frac{1}{R_{n-1} \sqrt{2}} \right)$$

しかし, 
$$I_{IN} = \frac{1}{R_{n-1}^2 K_1(1+\lambda V_{DS1})}$$
を(1'7)式に代入すると $I_{OUTn} = 0$ となり,この解は不適切な解である.

したがって, 
$$I_{IN} = \frac{1}{4R_{n-1}^2K_1(1+\lambda V_{DS1})}$$
 でピークをもつ.

 $I_{IN} = \frac{1}{4R_{n-1}^2 K_1(1+\lambda V_{DS1})} \epsilon(17)$ 式に代入し、ピークの出力電流 の大きさを求めると、次式が得られる.

$$I_{\text{OUTn}} = \frac{(W/L)_n}{4(W/L)_1} \frac{1}{4R_{n-1}^2 K_1} \frac{(1+\lambda V_{DSn})}{(1+\lambda V_{DS1})}$$
(20)

以上のことから、抵抗の大きさや MOS の幅,長さを変え

ることによりピークの位置や、そのときの出力電流の大き さを変えることができる.

MOS 永田電流ミラー回路を用いた基準電流源の入出力 特性は図4のようになる.これからわかるように、複数のピ ークを足し合わせることにより、総出力電流I<sub>OUT total</sub>がほぼ 一定となる.



図4 提案する MOS 永田電流ミラー改良回路を用いた基準 電流源の入出力特性

Fig.4 IIN-IOUT characteristics of the proposed MOS current mirror.

### 〈3・2〉提案回路の設計上の考察1

図 3 の回路設計では、接続回路電圧が変動すると、総出力 電流も変動してしまう.この影響(回路電圧の変動による出 力電流の変動)を抑えるために、図5に示すように、M6を 付け加えカスコード接続し、電流源を抵抗に置き換えてシ ミュレーションを行った.



図5 カスコード M6 を付加した提案回路

Fig.5 Simulation circuit of proposed current mirror with a cascade NMOS of M6.

図 6 では総出力電流が 4.55 µ A, 図 7 では 4.42 µ A と変 動率は2パーセント以内であり,出力電流はほぼ一定である. また,接続回路電圧が変動しても出力電流の変動は小さい. したがって,提案回路は電源電圧の変動によらず,一定の電 流を出力する回路であることが示せた.

今回のシミュレーション回路では、4つのピークを用いて 出力電流を一定としたが、ピークの数は 4 つに限定されな い. ピークの数や抵抗値、L,W は設計の自由度になる.



図 6 図 5 のシミュレーション結果 (縦軸:1メモリ 0.5uA 横軸:1メモリ 0.5V)





図 7 図 5 の接続回路電圧を 3V から 2V に変更した場合 のシミュレーション結果

(縦軸:1メモリ 0.5uA 横軸:1メモリ 0.5V) Fig.7 Simulation results of the proposed circuit in Fig.5, in case that the circuit voltage is 2V.

# 〈3・4〉提案回路の設計上の考察2

接続側の電圧が広範囲で使用できることが望ましい.

そこで,High Swing cascode の考え方を基に,接続側の電 圧がより広範囲で使用できる回路接続方法を考察した.

図5のカスコード接続したM6のゲート電圧V<sub>G6</sub>の接続箇 所によって接続側の電圧V<sub>OUT</sub>の許容範囲は広がる.しか し,MOS は線形領域で動作することが望ましい.そこで,MOS が飽和領域で動作する条件に付いて考えてみる. $V_m$ は $M2\sim M5$ のゲート・ソース間電圧の最大値から閾値 $V_{TH}$ を引いた値より大きくなければならない.

 $V_{\rm m} > \max(V_1, V_2, V_3, V_4) - V_{TH}$ (21)

また, 接続側の電圧V<sub>OUT</sub>は M6 のゲート・ソース間電圧 V<sub>G6</sub>の最大値から閾値V<sub>TH</sub>を引いた値より大きい.

 $V_{OUT} > max(V_{G6}) - V_{TH}$  (22) 表 1 M2~M5の最大ゲート・ソース間電圧

| Table1 maximum gate-to-source voltage of M2~M | M5 |  |
|-----------------------------------------------|----|--|
|-----------------------------------------------|----|--|

| $\max(V_{G2})$ | $\max(V_{G3})$ | $\max(V_{G4})$ | $\max(V_{G5})$ |
|----------------|----------------|----------------|----------------|
| [mV]           | [mV]           | [mV]           | [mV]           |
| 518.4          | 455.3          | 427.2          | 399.2          |

表 2 M2~M5の動作領域

Table 2 Operating area of  $M2 \sim M5$ 

| $V_{G2} - V_{TH}$ | $V_{G3} - V_{TH}$ | $V_{G4} - V_{TH}$ | $V_{G5} - V_{TH}$ |
|-------------------|-------------------|-------------------|-------------------|
| [mV]              | [mV]              | [mV]              | [mV]              |
| 148.4             | 85.3              | 57.2              | 29.2              |

表 3  $max(V_G)$ のときの $V_m$ の値

Table3 Value of  $V_m$  when the max( $V_G$ )

| $V_{G6} O$ | $\max(V_{G2})$     | $\max(V_{G3})$     | $\max(V_{G4})$    | $\max(V_{G5})$      |
|------------|--------------------|--------------------|-------------------|---------------------|
| 接続         | [mV]               | [mV]               | [mV]              | [mV]                |
| 1          | <mark>159.9</mark> | <mark>100.3</mark> | <mark>68.8</mark> | $\frac{51.4}{51.4}$ |
| 2          | 111.3              | 80.8               | <mark>60.0</mark> | <mark>47.7</mark>   |
| 3          | 47.3               | 53.4               | 47.3              | <mark>41.6</mark>   |
| (4)        | 7.98               | 27.8               | 33.9              | <mark>35.0</mark>   |
| 5          | 0.05               | 5.12               | 16.1              | 24.0                |

表2と表3より,M2~M5が飽和領域となる回路接続は,図5 の①または①②間に接続した場合である.

# 表 4 各接続時のmax(V<sub>G6</sub>)の関係

Table4 Relationship of  $max(V_{G6})$  when connecting  $1 \sim 5$ 

| V <sub>G6</sub> の接続 | $\max(V_{G6})[mV]$ | $\max(V_{G6}) - V_{TH} [mV]$ |  |
|---------------------|--------------------|------------------------------|--|
| 1                   | 571.6              | 201.6                        |  |
| 2                   | 518.4              | 148.4                        |  |
| 3                   | 455.3              | 85.3                         |  |
| 4                   | 427.2              | 57.2                         |  |
| 5                   | 399.2              | 29.2                         |  |

表 1~4より,(21)(22)式が成り立つのは、 $V_{G6}$ を図 5 の① または①②間に接続した場合だと考える.したがって,M6の ゲート電圧 $V_{C6}$ を①または①②間に接続した場合,接続側の 電圧 $V_{OUT}$ の許容範囲は広がる.

# 4. まとめ

この論文では, MOS 回路で, 複数の永田穣電流ミラー回路 を用いて, いくつかの異なるピークを持つ構成をとること で, 電源電圧が大きく変動しても出力電流は一定となる基 準電流源の構成を提案した. 提案回路は,簡単な構成で, 小 面積で実現可能である. 回路の理論解析を行い. SPICE シ ミュレーションで効果を確認した.

また,提案回路は MOS をバイポーラトランジスタに置き 換えた場合も,出力電流が一定となることを確認した.





Fig.8 Simulation circuit of the proposed current mirror.



図9 図8のシミュレーション結果

Fig.9 Simulation results of the proposed circuit in Fig8.

**謝辞**: 北見工業大学 谷本洋教授に同研究室での永田電流 ミラー回路の卒業論文を送っていただき謝意を表します.

- (1) 特許公報 発明者 永田穣 出願日 昭和 41 年 (1966) 12 月 12
- (2) 志喜屋 孝倫 「MOS 永田電流源の改良」 北見工業大学 工学部 電気電子工学科 2003 年卒業論文
- (3) 真砂 秀基 「電源電圧に対する出力電流の変動を抑えた永田カレントミラーとその OPamp への応用」北見工業大学 電気電子工学科2001 年卒業論文
- (4) Zachary Zehner Nosker, "System and me 10d for providing an input voltage invariant current source", US7436242B1, US Patent (Oct. 14, 2008).