

#### 第7回 電気学会東京支部栃木·群馬支所合同研究発表会 @足利工業大学工学部 5号館 513教室

# 90nm MOSFETでの 飽和速度パラメータ抽出の新アプローチ

### 群馬大学 電子情報理工学部 小林研究室 学部4年 高橋莉乃 t1304078@gunma-u.ac.jp





# Outline

- ・はじめに
- 速度飽和パラメータ<sub>vsat</sub>の抽出
   –速度飽和パラメータ抽出の流れ
   –v<sub>sat</sub>式の導出
   –抽出結果
- ・まとめ
- 今後の課題

# Outline

- ・はじめに
- ・速度飽和パラメータv<sub>sat</sub>の抽出
   -速度飽和パラメータ抽出の流れ
   -v<sub>sat</sub>式の導出
   -抽出結果
- まとめ
- 今後の課題

モデリングの重要性



# 正しい回路シュミレーション

#### 試作の回数を減らす





# 飽和速度vsat

# トランジスタにかかる電界が非常に高くなり、キャリアの移動速度が限界に達したときの速度。



# Outline

はじめに

- 速度飽和パラメータv<sub>sat</sub>の抽出
   –速度飽和パラメータ抽出の流れ
   –v<sub>sat</sub>式の導出
   –抽出結果
- まとめ
- 今後の課題

### 飽和速度抽出の流れ



BSIM4 : Berkeley Short-channel IGFET Model

v<sub>sat</sub>式の検討

#### BSIM4モデルより

$$V_{ds,sat} = \frac{V_{gst}}{A_{bulk}} \quad (1)$$

$$I_{ds} = \frac{W_{eff}}{L_{eff}} \mu_{eff} C_{ox} \left( V_{gst} \cdot V_{ds} - \frac{1}{2} A_{bulk} V_{ds}^2 \right) \quad (2)$$

内部変数A<sub>bulk</sub>

$$A_{\text{bulk}} = \left(1 + \frac{K_1}{2\sqrt{(\phi_s - V_{bs})}} \left(\frac{(A_0 L_{eff})}{L_{eff} + 2\sqrt{X_j X_{dep}}} \left(1 - A_{gs} V_{gst} \left(\frac{L_{eff}}{L_{eff} + 2\sqrt{X_j X_{dep}}}\right)^2\right) + \frac{B_0}{W_{eff} + B_1}\right)\right) \cdot \frac{1}{1 + K_{ETA} V_{be}}$$
(3)

 $A_{bulk}$ は $L_{eff}$ が90nmより小さいとき1に近似できる

v<sub>sat</sub>式の検討

#### 前項の式より

$$I_{ds,sat} = W_{eff}C_{ox}(V_{gst} - A_{bulk}V_{ds,sat})v_{sat} \quad (4)$$
$$V_{gst} = V_{gs} - V_{th} \quad (5)$$

### 飽和速度 $v_{sat}$ ( $L_{eff} < 90nm$ )

$$v_{sat} = \frac{I_{ds,sat}}{W_{eff}C_{ox}(V_{gst} - V_{ds,sat})}$$
(6)

### 90nm MOSFETにおける $I_{ds} - V_{ds}$



*V<sub>d</sub>*[V]:ドレイン電圧

### 90 nm MOSFET *I<sub>ds</sub> – V<sub>ds</sub> グラフ 二階微分*



### 90 nm MOSFET *I<sub>ds</sub> – V<sub>ds</sub>*グラフ ピーク検出







 $V_{ds,sat}$ のフィッティング



 $I_{ds,sat}, V_{ds,sat}$ グラフ



V<sub>ds,sat</sub>, I<sub>ds,sat</sub>のフィッティングの考察



 $I_{ds,sat}, V_{ds,sat}$ グラフ



 $I_{ds,sat}, V_{ds,sat}$ グラフ  $V_{ds,sat}$ 値を得る



 $I_{ds,sat}, V_{ds,sat}$ グラフ  $I_{ds,sat}, V_{gs}$ を得る



#### 前項の式より

$$I_{ds,sat} = W_{eff}C_{ox}(V_{gst} - A_{bulk}V_{ds,sat})v_{sat}$$

$$V_{gst} = V_{gs} - V_{th}$$

飽和速度
$$v_{sat}$$
は( $L_{eff} < 90nm$ のとき)

$$v_{sat} = \frac{I_{ds,sat}}{W_{eff}C_{ox}(V_{gst} - V_{ds,sat})}$$

#### *V<sub>d</sub>*[V]:ドレイン電圧



 $v_{sat}$ 抽出結果との比較

#### *V<sub>d</sub>*[V]:ドレイン電圧



v<sub>sat</sub>抽出結果との比較

### $v_{sat}$ 抽出結果との比較



#### 測定時の接触抵抗とLDD拡散層のバイアス依存抵抗の影響

### 直列抵抗による補正

#### BSIM4モデルより



### $v_{sat}$ 抽出結果との比較2



### $v_{sat}$ 抽出結果との比較2



成果



# Outline

- ・はじめに
- ・速度飽和パラメータv<sub>sat</sub>の抽出
   -速度飽和パラメータ抽出の流れ
   -v<sub>sat</sub>式の導出
   -抽出結果
- まとめ

まとめ

- ・速度飽和のパラメータ<sub>vsat</sub>に着目。
- BSIM4のモデル式からv<sub>sat</sub>の式を導出。
- $V_{ds,sat}$ のピークから $v_{sat}$ を抽出。
- 直列抵抗による影響を考慮。
- ・近似のパラメータを用いて $v_{sat}$ を抽出。

近年のプロセスデバイスで応用可能 他の多くの電界効果トランジスタで利用可能

- Q. 直列抵抗の補正のパラメータはどのように合わせこんだのか。
  - A. ここで多少経験的なあたりをとっている。
- Q. 直列抵抗補正後のグラフの高電圧部分がズレているが、原因は何であると考えられるか。
  - A. フィッティングを簡易的に行っているため、完全一致は難しかった。しかし、測定するデバイスにもばらつきがあるため1つのデバイスに固執する必要はないと考えている。
- Q. 導出の結果v<sub>sat</sub>は具体的にどれくらいになったのか。実際に近い値になったのか。
  - A. 最終的な値は115K[m/s]。大体実際と近い値になった。

appendix

### 卒業研究発表 Q&A

Q. 本表題の90nmは実測が90nmであるため使用したのか。(もっと小さい MOSFETではなく)

- A. 測定データが90nmであったため。
- Q. ACや他の周波数特性や過度応答解析に関しても適応できるか。 A. おそらく可能、今後の検討課題へ。
- Q. 90nm以上では出来ないのか。
  - A.  $A_{bulk} = 1$ と近似できないので今のやり方では困難。
- Q.  $V_{gs}$ 特性も $v_{sat}$ 依存があるが、実験は行っていないのか。
  - A. 現時点では行っていない。今後検討。
- Q. この手法はフィッティングと物理現象の折衷案なのか。

A. V<sub>ds,sat</sub>の抽出はフィッティングに近いが結果的に物理的意味に合う式を導出している。

## これまでの研究

### 直列抵抗を考慮しない方法

- 近年のプロセスデバイスでは使用困難
- チャネル長を短くすると誤差大

### オーバードライブ電圧を変えた方法

• 飽和速度を過大評価

### 新アプローチ(本研究)

- BSIM4モデルのモデル式を使用
- 直列抵抗を考慮



今後の課題

#### 直列抵抗の影響に関して近似的なパラメータを用いた





### デバイス測定

チャネル内部の抵抗を高精度に抽出する手法を検討



ゲートバイアスの電圧依存の直列抵抗による 高精度な補正が可能になる